Einführung und Lösungen für verschiedene Branchen mit digitalen Inhalten und Signalanalyse in der Unterhaltungselektronik. Wie z.B. MIPI I3C etc.
Enhanced Serial Peripheral Interface (eSPI) ist das Übertragungsprotokoll, das in der neuen Generation von Basisplatinen verwendet wird. Seine Spezifikation ist die Integration von SMBus / LPC / SPI Flash Interface, um den Bus zu vereinfachen und die Übertragungseffizienz zu erhöhen.
Logik-Analysator:
eSPI-Dekodierung, eSPI-Trigger
eSPI-Dekodierung: Software-Dekodierung für erfasste eSPI-Wellenformen
eSPI-Auslöser: Hardware-Trigger bei bestimmten eSPI-Befehlen oder/und -Daten im Streaming-Verfahren
eSPI Dekodierungen / Wellenformen
eSPI-Protokoll-Analysator: Harte Dekodierung für eSPI-Befehl(e) und/oder -Datenströme
eSPI Protokoll- und Analyse-Report
MIPI I3C - Schnittstelle und Analyse
MIPI I3C ist eine serielle Kommunikationsschnittstellenspezifikation, die die Funktionen, die Leistung und den Stromverbrauch von I²C verbessert und gleichzeitig die Abwärtskompatibilität für die meisten Geräte beibehält.
MIPI I3C bietet die Vorteile von I²C in Bezug auf Einfachheit, geringe Pin-Anzahl, einfaches Leiterplattendesign und Multi-Drop (im Gegensatz zu Punkt-zu-Punkt), bietet aber die höheren Datenraten, einfacheren Pads und den geringeren Stromverbrauch von SPI. MIPI I3C fügt dann einen höheren Durchsatz für eine bestimmte Frequenz, In-Band-Interrupts (vom Target zum Controller), dynamische Adressierung, erweiterte Energieverwaltung und Hot-Join hinzu.
MIPI I3C war ursprünglich für mobile Anwendungen als eine einzige Schnittstelle gedacht, die für alle digital angeschlossenen Sensoren verwendet werden kann. Inzwischen ist sie jedoch für alle eingebetteten Anwendungen mit mittlerer Geschwindigkeit und für tief eingebettete Anwendungen mit Sensoren, Aktoren, Leistungsreglern, MCUs, FPGAs usw. gedacht. Die Schnittstelle ist auch für andere Anwendungen nützlich, da sie Hochgeschwindigkeitsdatenübertragung bei sehr niedrigem Stromverbrauch bietet und gleichzeitig Multidrop ermöglicht, was für jedes eingebettete System äußerst wünschenswert ist.
DDR5 verwendet ebenfalls MIPI I3C als eine der Kerntechnologien für DDR5 SPD. Durch die Verwendung von MIPI I3C anstelle von I2C kann die Bitrate um das 12,5- bis 125-fache erhöht werden, je nach den tatsächlichen Konstruktionsbedingungen.
Der MIPI I3C-Protokollanalysator kann sehr hilfreich sein, um MIPI I3C-Paket-Sniffing durchzuführen. Acute Analyzer bietet auch eine MIPI I3C-Trigger- und Dekodiersoftware, um Ihre MIPI I3C-Pakete durch Kaskadierung mit Oszilloskopen anderer Marken, wie Keysight, R&S, Tektronix, Acute TS-Serie usw., zu debuggen.
Unterstützt Modelle:
Merkmale des Analysators:
MIPI I3C Dekodierungen / Wellenformen (MSO2008E):
MIPI I3C - Protokoll Analyse Report (MSO2008E):